瑞萨32 位RISC单片机SuperH RISC engine族SH-1/SH-2/SH-DSP软件手册
作者:瑞萨科技
发布日期:2009-03-26
SuperH RISC engine 族CPU 是RISC (Reduced Instruction Set Computer)结构的CPU。基本指令以1 条指令1 个状态运行,实现了高性能的运算处理。并且内置乘法器,可进行与通用DSP (Digital Signal Processor:数字信号处理器)相同的乘法和乘法累加运算。
瑞萨SuperH RISC engine (以下简称SuperH)族有SH-1、SH-2、SH-3、SH-DSP、SH3-DSP、SH-4 等CPU 内核。
SH-1、SH-2、SH-3、SH-4 的各CPU 有2 进制级高位兼容的指令体系。
SH-DSP 以SH-2 CPU 为基础,是实现了与通用DSP 相同信号处理性能的32 位微控制器。SH-DSP 强化了SuperH RISC engine 中乘法和乘法累加运算的DSP 功能,可实现DSP 类的数据总线功能。SH-DSP 与SH-1、SH-2 单片机在2 进制级高位兼容(参考图1)。该编程手册记载了SH-1、SH-2、SH-DSP 的基本体系结构和指令详细内容,便于理解体系结构和指令的操
作,同时也记载了SuperH RISC engine 的特点——流水线运行。
详情请下载