设计应用

基于JESD204B接口的波形产生FPGA设计

作者:付然,孙晨阳,刘芳,杜思航,马瑞山
发布日期:2024-07-26
来源:电子技术应用

引言

波形发生器是测试系统中常用的信号源,更高的采样率、通道间同步精度以及通道定时能力一直是波形发生器的发展方向[1]。作为核心器件的 DAC[2]目前广泛采用 JESD204B 接口以适应高采样率所对应的高数据速率。JESD204B的物理层基于SerDes架构实现,优势在于简化系统设计复杂度,精简PCB 布局布线,扩展能力强等。本文利用 FPGA 的硬件可编程、运行速度快、稳定可靠、高速收发器支持JESD204B 协议的特点[3],将FPGA与DAC 结合使用,实现双通道发射信号的波形产生、数字上变频及数模转换,产生2路频率范围为2 GHz~3.5 GHz的中频信号。


本文详细内容请下载:

https://www.chinaaet.com/resource/share/2000006080


作者信息:

付然,孙晨阳,刘芳,杜思航,马瑞山

(中国电子科技集团公司第五十八研究所,江苏 无锡210000)


Magazine.Subscription.jpg

此内容为AET网站原创,未经授权禁止转载。
JESD204B 高速串行传输 UDP协议 RGMII接口