业界动态

思尔芯携手晶心科技加速先进RISC-V 芯片开发

发布日期:2025-06-06
来源:晶心科技

在RISC-V生态快速发展和应用场景不断拓展的背景下,芯片设计正面临前所未有的复杂度挑战。

近日,晶心科技思尔芯(S2C)达成重要合作,其双核单集群AX45MPV处理器已在思尔芯最新一代原型验证系统S8-100上成功运行Linux和大型语言模型(LLM)。

在AI、高性能计算等新兴领域,多核集群、定制指令扩展等创新设计使得传统原型验证系统在容量和灵活性方面已难以满足大规模RISC-V SoC的验证需求。对此思尔芯与晶心科技联合推出基于S8-100的创新解决方案。该系统单核等效逻辑门容量高达1亿门,不仅支持晶心科技全系列RISC-V处理器IP,更可兼容其自动客制化扩展框架(ACE)开发的各类定制化处理器核心。目前正在S8-100上运行的AX45MPV是晶心科技的一款64位RISC-V矢量处理器IP核,该处理器配备了强大的1024位元矢量单元、高效的多核并支援Linux及多功能配置,是专门为大型语言模型(LLMs)量身定制的IP。值得注意的是,在双核单集群配置下,AX45MPV的可配置1024位元矢量处理单元(VPU)仅占用了S8-100单VP1902 39%的资源,展现了出色的资源利用效率。

为满足更多核且复杂的处理器配置与搭配AI加速器的应用设计需求,除了单核VP1902之外,S8-100系列还提供双核及四核多种配置方案,支援多系统级联,最高可达 128 亿门的 ASIC 设计。这一重大容量突破使得全芯片硬件验证成为可能,大幅缩短开发周期、优化性能建模,并在流片前加速软件发展。

在配套资源方面,思尔芯还提供了完整工具链:

· 配备PlayerPro自动原型编译软件、ProtoBridge协同模拟软件等完整工具链,大大简化系统性能优化与多核调试

· 全自动时序驱动分割软件支援TDM aware、多策略PR及智慧调度等功能。可一键实现从RTL到Bitstream自动生成,大幅提高设计和验证效率,缩短开发周期

· 丰富的外置应用库,包含各类外设界面子卡、降速桥和存储器模型,并提供验证就绪的参考设计,简化用户验证环境的部署

· 提供多种灵活的界面方案包括丰富的高速界面降速桥和存储器界面转换IP,例如PCIe Gen5 、400G乙太网、LPDDR5/DDR5等,满足主流应用领域的需求

这一全方位的解决方案将有效助力开发者应对日益复杂的芯片设计挑战。

11.jpg

双核单集群晶心科技AX45MPV在S8-100上运行Linux和大型语言模型(LLM)


思尔芯 副总裁 陈英仁 表示:“我们很高兴能与晶心科技深入合作,为RISC-V生态下的先进SoC开发提供了高性价比的原型验证解决方案。我们的S8-100 极大适合日益复杂的RISC-V设计挑战,帮助开发者提前验证创新设计,加速产品上市。”

晶心科技 资深技术经理 谢光宇 指出:“晶心持续推动面向AI、车用及高效能运算的高性能RISC-V核心创新,众多客户更通过我们的ACE框架实现差异化扩展。此次与思尔芯合作更赋予了客户关键优势——强大且大容量的原型验证方案,使其能早期验证客制化设计,最终加速基于晶心RISC-V的SoC上市进程。”

“AMD Versal Premium VP1902自我调整SoC专为硬件模拟与原型验证设计,能应对尖端开发挑战。”AMD高级产品线经理Mike Rather强调:“作为业界最大规模的FPGA自我调整SoC,VP1902以卓越性能、可扩展性及单晶片连接能力助力工程师突破技术边界,其先进硬件模拟与原型验证功能将成为次世代半导体创新的催化剂。”


ANDES RISC-V CON Hsinchu现场演示
2025年6月10日,ANDES RISC-V CON Hsinchu将在新竹丰邑喜来登大饭店(Sheraton Hsinchu Hotel)盛大启幕。届时,思尔芯将携核心产品芯神瞳逻辑系统S8-100亮相,并现场展示其领先的原型验证技术。此外,还将呈现基于Andes AX45MPV处理器运行LLM(大语言模型)的Demo。欢迎莅临思尔芯展位,共同探讨RISC-V架构的未来创新方向。


订阅网站文章尾图1.jpg

本站内容除特别声明的原创文章之外,转载内容只为传递更多信息,并不代表本网站赞同其观点。转载的所有的文章、图片、音/视频文件等资料的版权归版权所有权人所有。本站采用的非本站原创文章及图片等内容无法一一联系确认版权者。如涉及作品内容、版权和其它问题,请及时通过电子邮件或电话通知我们,以便迅速采取适当措施,避免给双方造成不必要的经济损失。联系电话:010-82306116;邮箱:aet@chinaaet.com。
思尔芯 晶心科技