设计应用

一种用于频率驾驭系统的快速捕获锁相环设计

作者:常健,郭永刚,蔡志伟,王世伟,陆昉
发布日期:2024-02-21
来源:电子技术应用

引言

锁相环技术广泛应用于通信、导航、医疗、国防军工以及天文观测等各个领域,这些领域的发展对锁相环路的指标提出了更高的要求,因此开展锁相环技术研究具有重要意义[1-2]。模拟锁相环主要由检相器、环路滤波器和压控晶振(Voltage Controlled Oscillator,VCO)三部分构成。捕获时间是指环路从非锁定状态进入锁定状态所需时间,是锁相环的主要指标之一[3]。传统模拟锁相环的捕获时间取决于输入频率跳变的大小以及环路带宽,增大环路带宽可以加速环路锁定,但会降低环路对杂波和相位噪声的抑制,甚至导致环路不稳定,因此如何加速环路锁定且保证环路对杂波、谐波和相位噪声的抑制是锁相环技术研究的重要方向之一。


本文详细内容请下载:

https://www.chinaaet.com/resource/share/2000005866


作者信息:

常健,郭永刚,蔡志伟,王世伟,陆昉

中国空间技术研究院 兰州空间技术物理研究所, 甘肃 兰州 730000


weidian.jpg

此内容为AET网站原创,未经授权禁止转载。
锁相环 相位噪声 捕获