设计应用

低成本SerDes在数据采集中的方案设计与应用

作者:文 科,朱 正,马敏舒
发布日期:2020-08-27
来源:2020年电子技术应用第8期

0 引言

    虽然10 Gb/s的超高速接口已经逐渐成为了高端数据转换器的标配,但也意味着必须使用高性能的FPGA与之搭配,导致整个系统的成本和复杂度偏高[1-3]。实际应用中,1 Gb/s及以下速率的接口仍旧是目前的主流[4]。数据转换器接口分类见表1。

ck1-b1.gif

    在1 Gb/s这个量级,又分为低电压差分信号(Low-Voltage Differential Signaling,LVDS)和源同步(SERializer/De-serializer,SerDes)。前者主要用于中高采样率数据转换器,应用成本较高。

    而源同步SerDes,也称为串行LVDS接口[5]的ADC一般为多通道中等采样率高精度型,如ADI的AD9252、AD9653,TI的ADS5273、ADS6445等,广泛用于各类通信、数据采集系统中。本文以AD9653为例介绍这种接口的特性和应用方法。




本文详细内容请下载:http://www.chinaaet.com/resource/share/2000002956




作者信息:

文  科,朱  正,马敏舒

(中国电子科技集团公司 第二十四研究所,重庆400060)

此内容为AET网站原创,未经授权禁止转载。
1Gbs采样对准 AD9653 Spartan-6