设计应用

基于FPGA的雷达A式显示电路设计

作者:阮成肖
发布日期:2022-08-09
来源:2022年电子技术应用第8期

0 引言

    随着电子设备的飞速发展,雷达技术也取得了跨越式发展,当前的雷达视频显示技术已不能满足人们的需求。特别是对雷达终端显示的可操作性、分辨率,以及显示的内容和层次提出了更高的要求[1]。雷达显示技术主要用来显示雷达所获得的目标信息和情报[2],完成显示雷达回波、雷达状态等信息,是雷达系统的重要组成部分[3]。传统的雷达显示技术主要基于结构复杂的专用硬件设备,价格昂贵,移植性差,通用性不够理想,功能有限且开发升级周期较长[4]。随着现代雷达的发展,如何依据最新的芯片技术提高雷达显示性能是雷达显示的基本要求。本文分析原有雷达显示技术的不足,针对雷达的A式显示,提出了一种基于FPGA的雷达A式显示电路设计,实现对目标回波信号的采集、存储及实时显示[5-6]。利用现场可编程芯片庞大的逻辑单元以及越来越丰富的免费IP核,将雷达A式显示的全部功能置于一片FPGA中[7-8],完成单片FPGA可以实现雷达前端信号的分选、采样、数值变换、波门叠加、线存、帧存、像素变换等功能。




本文详细内容请下载:http://www.chinaaet.com/resource/share/2000004644




作者信息:

阮成肖

(江苏自动化研究所,江苏 连云港222061)




wd.jpg

此内容为AET网站原创,未经授权禁止转载。
现场可编程逻辑芯片 IP核 雷达视频 显示技术