设计应用

局部动态可重构FPGA进程式调度系统设计与实现

作者:钱宏文1,张飞1,吴翼虎1,杨旭2,方海2,陈显舟2
发布日期:2023-03-29
来源:电子技术应用 2023年3期

0 引言

未来6G[1]通信将实现万物互联,卫星、无人机、各式基站以及各类终端将形成混合异构网络[2]。随着网络中感知、通信等功能的性能不断提高,通过各类节点获取的数据不断地增长,对数据的实时处理成为未来网络中的技术挑战之一。边缘计算技术可解决低时延业务的处理要求,是6G网络的关键技术之一。在众多类型的处理芯片中,FPGA 可提供高性能的计算能力,以及确定的和更低的延迟,FPGA在目前的电子系统中更多的是以接口逻辑或者协处理器的形式存在的,系统工作后由于程序固化,实现功能大多局限于粘合逻辑,存在使用率低、灵活性差等问题。而在边缘计算中,FPGA需要适应加速卷积神经网络、动态加解密、视频编解码等应用,承担越来越多的计算任务,需要基于上层系统的角度实现对FPGA应用实现动态加载和调度。通过对动态可重构技术[3]的研究,令FPGA的硬件属性发生改变,成为与CPU/DSP类似可调度的计算资源,硬件程序服从软件程序的调度,转变为现有以软件应用为核心的开发模式,实现系统所有软硬件资源均能进行灵活调度,满足不断发展的边缘计算要求。



本文详细内容请下载:https://www.chinaaet.com/resource/share/2000005239




作者信息:

钱宏文1,张飞1,吴翼虎1,杨旭2,方海2,陈显舟2

(1.中国电子科技集团公司第五十八研究所,江苏 无锡 214072;2.中国空间技术研究院西安分院,陕西 西安 710100)


微信图片_20210517164139.jpg

此内容为AET网站原创,未经授权禁止转载。
FPGA 动态重构 局部重构 Zynq ICAP