设计应用

一种基于分布式计算的芯片仿真加速设计

作者:王锋,张栗榕,王磊
发布日期:2024-02-20
来源:电子技术应用

引言

芯片复杂度在多维度提升,一方面体现在晶体管数量剧增,另一方面,芯片中复杂子系统数量增加。芯片复杂度也在改变芯片设计生态,西门子EDA和Wilson Research公布了2022年一起合作的研究报告白皮书,定量分析了芯片复杂度提升所带来的一系列设计和验证方法学变化及新需求,它们正在驱动未来几年芯片开发领域变革。子系统的验证随着复杂度和数量提升会越来越具有挑战性;同时,多个复杂子系统并行工作时的验证成为另一个验证难点;还有子系统的异质性,例如高性能模拟/混合信号模块的验证方法不一致,也给芯片系统验证带来挑战。验证逐渐占据了整个产品开发周期很大一部分,仅功能验证一项就需要设计团队约70%的精力和时间。芯片验证将成为重中之重[1]。该白皮书表示,芯片首次流片成功的比例在下降,约有32%的项目在第一次“spin”取得成功,这意味着68%的项目没有能够按照计划交付。子系统和芯片系统层面验证由于DUT(Device Under Test)规模比较大,传统的EDA验证方法一直受制于仿真速度等限制,导致验证周期长,无法快速发现、迭代和收敛设计问题。如何高效保证芯片设计质量、一次流片成功,成为芯片研发领域急需解决的瓶颈。


本文详细内容请下载:

https://www.chinaaet.com/resource/share/2000005830


作者信息:

王锋,张栗榕,王磊

(新华三半导体技术有限公司 西安研究所,陕西 西安 710075)


weidian.jpg

此内容为AET网站原创,未经授权禁止转载。
芯片开发 EDA 分布式计算 仿真加速